<abbr id="kc8ii"><menu id="kc8ii"></menu></abbr>
  • <input id="kc8ii"><tbody id="kc8ii"></tbody></input><table id="kc8ii"><source id="kc8ii"></source></table><kbd id="kc8ii"></kbd>
    <center id="kc8ii"><table id="kc8ii"></table></center>
  • <input id="kc8ii"></input>
    <abbr id="kc8ii"></abbr>
  • <abbr id="kc8ii"></abbr>
  • <center id="kc8ii"><table id="kc8ii"></table></center>
    <abbr id="kc8ii"></abbr>
    你的位置:首頁 > 電源管理 > 正文

    關于DDR布線時線長匹配問題的探索

    發布時間:2017-09-05 責任編輯:susan

    【導讀】DDR布線在PCB設計中占有舉足輕重的地位,設計成功的關鍵就是要保證系統有充足的時序裕量。要保證系統的時序,線長匹配又是一個重要的環節。
     
    我們來回顧一下,DDR布線,線長匹配的基本原則是:地址,控制/命令信號與時鐘做等長。數據信號與DQS做等長。為啥要做等長?大家會說是要讓同組信號同時到達接收端,好讓接收芯片能夠同時處理這些信號。那么,時鐘信號和地址同時到達接收端,波形的對應關系是什么樣的呢?我們通過仿真來看一下具體波形。
     
    建立如下通道,分別模擬DDR3的地址信號與時鐘信號。
     
    圖1.地址/時鐘仿真示意圖
     
    為方便計算,我們假設DDR的時鐘頻率為500MHz,這樣對應的地址信號的速率就應該是500Mbps,這里大家應該明白,雖然DDR是雙倍速率,但對于地址/控制信號來說,依然是單倍速率的。下面來看看波形,在地址與時鐘完全等長的情況下,地址與數據端的接收波形如下圖2,紅色代表地址信號,綠色代表時鐘信號。
     
    圖2.時鐘信號與地址信號波形
     
    上面的波形我們似乎看不出時鐘與地址之間的時序關系是什么樣的,我們把它放在一個眼圖中,時序關系就很明確了。這里粗略的計算下建立時間與保持時間。如下圖
     
    圖3.時鐘信號與地址信號波形
     
    由上圖3.我們可以知道,該地址信號的建立時間大約為891ps,保持時間為881ps。這是在時鐘與地址信號完全等長情況下的波形。如果地址與時鐘不等長,信號又是什么樣的呢?仿真中,我們讓地址線比時鐘線慢200ps,得到的與眼圖如下:
     
    圖4.時鐘信號與地址信號波形
     
    由上圖可知,在地址信號比時鐘信號長的情況下,保持時間為684ps,建立越為1.1ns。可見,相對于地址線與時鐘線等長來說,地址線比時鐘線長會使地址信號的建立時間更短。同理,如果時鐘線比地址線長,則建立時間會變長,而保持時間會變短。那么雙倍速率的數據信號又是怎樣的?下面通過具體的仿真實例來看一下。
     
    圖5.DQ 與 DQS仿真示意
     
    仿真通道如上圖所示,驅動端和接收端為某芯片公司的IBIS模型,仿真波形如下:
     
    圖6.DQ與DQS仿真波形
     
    我們將DQS和DQ信號同時生成眼圖,在一個窗口下觀測,結果如下:
     
    圖7.DQ與DQS眼圖
     
    如上圖所示,大家可能發現了,如果按照原始對應關系,數據信號的邊沿和時鐘信號的邊沿是對齊的,如果是這樣,時鐘信號怎樣完成對數據信號的采樣呢?實際上并不是這樣的。以上仿真只是簡單的將兩波形放在了一起,因為DQ和DQS的傳輸通道長度是一樣的,所以他們的邊沿是對齊的。實際工作的時候,主控芯片會有一個調節機制。一般數據信號會比DQS提前四分之一周期被釋放出來,實際上,在顆粒端接收到的波形對應關系應該是這樣的:
     
    圖8.平移后的眼圖
     
    通過主控芯片的調節之后,DQS的邊沿就和DQ信號位的中心對齊了,這樣就能保證數據在傳輸到接收端有足夠的建立時間與保持時間。和上面分析時鐘與地址信號一樣,如果DQ與DQS之間等長做的不好,DQS的時鐘邊沿就不會保持在DQ的中間位置,這樣建立時間或者保持時間的裕量就會變小。先簡單的來看一張圖
     
    圖9.延時偏差對時序的影響
     
    上圖中,T_vb與T_va表示的是主控芯片在輸出數據時時鐘與數據之間的時序參數。在理想情況下,時鐘邊沿和數據電平的中心是對齊的,由于時鐘和數據傳輸通道不等長,使得時鐘邊沿沒有和數據脈沖的中間位置對其,使得建立時間的裕量變小。在理解了這些基礎問題之后,我們需要做的就是將這些時間參數轉化為線長。
     
    下面我們通過具體實例來看看時序的計算,下圖是Freescale MPC8572 DDR主控芯片手冊,這張圖片定義了從芯片出來的時候,DQS與DQ之間的相位關系。
     
    圖10.MPC8572時序圖
     
    圖11.MPC8572時序參數
     
    顆粒端為美光DDR,該芯片的時序圖以及時序參數如下圖所示,這張圖片則定義了顆粒端芯片識別信號所需要的建立時間與保持時間。
     
    圖12.DDR顆粒時序圖以及時序參數
     
    我們用T_pcbskew來表示DQ與DQS之間的延時偏差,如果想要得到足夠的時序裕量,則延時偏差要滿足以下關系:
     
    T_pcbskew《T_vb-T_setup
     
    T_pcbskew》T_hold-T_va
     
    代入數據,有:
     
    T_vb-T_setup=375-215=160ps
     
    T_hold-T_va=-160ps
     
    這樣,如果傳輸線的速度按照6mil/ps來計算,T_pcbskew為+/-960mil。大家會發現裕量很大,當然這只是最理想情況,沒有考慮時鐘抖動以及數據信號的抖動,以及串擾、碼間干擾帶來的影響,如果把這些因素都考慮進來,留給我們布線偏差的裕量就比較小了。
     
    綜上所述,時序控制的目的就是要保證數據在接收端有充足的建立時間與保持時間,明白了這一點,我們在線長匹配這個問題上就能做到胸有成竹,游刃有余了。
    特別推薦
    技術文章更多>>
    技術白皮書下載更多>>
    熱門搜索
    ?

    關閉

    ?

    關閉

    人妻少妇精品中文字幕AV| 无码日韩人妻AV一区二区三区| 无码AV波多野结衣久久| 婷婷色中文字幕综合在线| 国产亚洲精久久久久久无码77777| 精品一区二区三区无码免费视频| 亚洲精品乱码久久久久久中文字幕| 国产品无码一区二区三区在线蜜桃| 精品久久久无码中文字幕| 区三区激情福利综合中文字幕在线一区亚洲视频1 | 日本精品久久久久中文字幕8| 亚洲AV无码一区二区三区系列| 中文字幕在线无码一区二区三区| 中文字幕人妻无码系列第三区| 一本大道无码日韩精品影视| 亚洲国产精品无码专区| 91在线中文字幕| 人妻少妇看A偷人无码精品| 亚洲日韩国产AV无码无码精品| 亚洲VA中文字幕无码毛片| 久久久久亚洲av无码专区导航| 欧美成人中文字幕在线看| 国产精品亚洲αv天堂无码| 自拍偷在线精品自拍偷无码专区| 天堂а√中文最新版地址在线| 国产精品99精品无码视亚| 超清无码无卡中文字幕| 久久精品中文字幕无码绿巨人 | 亚洲AV无码久久精品成人| 最近2019好看的中文字幕| 日韩电影无码A不卡| 无码国产精品一区二区免费16 | 中文字字幕在线一本通| 人妻精品久久无码专区精东影业| 久久AV无码精品人妻糸列| 最近中文字幕完整免费视频ww| 日韩亚洲国产中文字幕欧美| 国产亚洲精久久久久久无码AV| 秋霞无码一区二区| 亚洲精品无码久久久久sm| 日日麻批免费40分钟无码|