<abbr id="kc8ii"><menu id="kc8ii"></menu></abbr>
  • <input id="kc8ii"><tbody id="kc8ii"></tbody></input><table id="kc8ii"><source id="kc8ii"></source></table><kbd id="kc8ii"></kbd>
    <center id="kc8ii"><table id="kc8ii"></table></center>
  • <input id="kc8ii"></input>
    <abbr id="kc8ii"></abbr>
  • <abbr id="kc8ii"></abbr>
  • <center id="kc8ii"><table id="kc8ii"></table></center>
    <abbr id="kc8ii"></abbr>
    你的位置:首頁 > RF/微波 > 正文

    【做信號鏈,你需要了解的高速信號知識(一)】為什么要使用LVDS或JESD204B標準?

    發布時間:2024-03-08 責任編輯:lina

    【導讀】信號鏈是連接真實世界和數字世界的橋梁。隨著ADC采樣率和采樣精度的提升,接口芯片的信號傳輸速度也越來越快,高速信號傳輸的各種挑戰慢慢浮現出來了。作為一個信號鏈設計或驗證工程師,這些基本概念你一定要知道。


    信號鏈是連接真實世界和數字世界的橋梁。隨著ADC采樣率和采樣精度的提升,接口芯片的信號傳輸速度也越來越快,高速信號傳輸的各種挑戰慢慢浮現出來了。作為一個信號鏈設計或驗證工程師,這些基本概念你一定要知道。


    相比傳統的CMOS傳輸技術,在信號鏈中引入LVDS或JESD204B,可以實現更高的信號傳輸速率,更低的功耗,具備更好的抗干擾性 (信噪比更佳),而且線束數量會大幅降低。


    LVDS(Low-Voltage Differential Signaling ,低電壓差分信號)是美國國家半導體(National Semiconductor, NS,現TI)于1994年提出的一種信號傳輸模式的電平標準,它采用極低的電壓擺幅傳輸高速差分數據,可以實現點對點或一點對多點的連接,具有低功耗、低誤碼率、低串擾等優點,已經被廣泛應用于串行高速數據通訊的各個場合,比較廣為人知的有筆記本電腦的液晶顯示,數據轉換器(ADC/DAC)的高速數字信號傳輸,汽車電子的視頻碼流傳輸等。


    JESD204是標準化組織JEDEC,針對數據轉換器(ADC和DAC)和邏輯器件(FGPA)之間進行數據傳輸,而制定的高速串行接口。JESD204采用CML (Current-Mode Logic)技術來傳輸信號,該標準的 B 修訂版支持高達 12.5 Gbps串行數據速率,并可確保 JESD204 鏈路具有可重復的確定性延遲。隨著轉換器的速度和分辨率不斷提升,以及FPGA芯片對JESD204B標準的廣泛支持,JESD204在高速轉換器和集成RF收發器的應用中也變得更為常見。


    【做信號鏈,你需要了解的高速信號知識(一)】為什么要使用LVDS或JESD204B標準?

    圖1:各種低電平總線的對比


    LVDS是一種電流驅動的高速信號,在發送端施加一個3.5mA的恒定電流源。控制開關管的通斷,就可以使得發送端流向接收端的電流,在正向和反向之間不斷變化,從而在接收端的100歐姆差分負載上實現+/-350mV的差分電壓變化,最高可實現3.125Gbps的高速數據傳輸。LVDS采用差分線的傳輸方式,會帶來幾個顯著的優勢:

    a.允許發送端和接收端之間存在共模電壓差異(0-2.4V范圍內)

    b.優秀的抗干擾能力,信噪比極佳

    c.極低的電壓擺幅,功耗極低


    【做信號鏈,你需要了解的高速信號知識(一)】為什么要使用LVDS或JESD204B標準?

    圖2:LVDS的工作方式


    傳統的LVDS采用同步時鐘的方式,使用一對差分時鐘,為最多三對數據信號提供時鐘參考。每個時鐘周期內,每對數據傳輸7 bits信息。需要用到SerDes芯片,在發送時,將并行信號通過并/串轉換,變成高速串行信號;在接收到高速串行信號時,使用串/并轉換,還原并行信號。


    【做信號鏈,你需要了解的高速信號知識(一)】為什么要使用LVDS或JESD204B標準?

    圖3:LVDS 同步時鐘為數據提供參考


    現在使用的LVDS也支持8b/10b SerDes來實現更高效的信號傳輸。這種傳輸方式不再需要用到時鐘信號,只需要傳輸Data信號就可以了,節省了一對差分線。通過8b/10b編碼,將8bit有效數據映射成10bit編碼數據,這個過程中雖然增加了25%的開銷,但可以確保數據里有足夠頻繁的信號跳變。在收到信號后,通過鎖相環(PLL)從數據里恢復出時鐘。這種傳輸架構稱之為嵌入式時鐘(Embeded Clock)。8b/10b編碼還可以讓傳輸信號實現直流平衡(DC Balance),即1的個數和0的個數基本維持相等。直流平衡的傳輸鏈路可以串聯隔直電容,提升鏈路的噪聲和抖動性能。嵌入式時鐘和8b/10b被廣泛用于工業高速傳輸標準,比如PCIe,SATA, USB3等,也包括JESD204 (CML)。


    【做信號鏈,你需要了解的高速信號知識(一)】為什么要使用LVDS或JESD204B標準?

    圖4:LVDS 內嵌時鐘的工作方式(圖片來源TI)


    不同于LVDS的是, CML(Current-Mode Logic)采用電壓驅動的方式,在源端施加一個恒定的電壓Vcc。通過控制開關管的通斷,接收端就可以得到變化的差分電壓。CML使用嵌入式時鐘和8b/10b編碼,工作電壓比LVDS更高,同時在發送和接收芯片里使用均衡技術,以確保高速、長距離傳輸時仍具有很優秀的誤碼率。使用CML技術的JESD204B可支持高達12.5Gbps的data rate,其最新的C版本甚至可以支持高達32Gbps data rate。


    【做信號鏈,你需要了解的高速信號知識(一)】為什么要使用LVDS或JESD204B標準?

    圖5:CML信號傳輸方式


    那么我們在設計高速接口芯片時,到底應該使用LVDS還是CML(JESD204)呢?簡單的原則是,CML速率更高,而LVDS則功耗更低。


    【做信號鏈,你需要了解的高速信號知識(一)】為什么要使用LVDS或JESD204B標準?

    圖6:LVDS和CML的選擇


    當Data Rate低于2Gbps時,LVDS的應用更為廣泛,其功耗更低,抗干擾強,較寬的共模電壓范圍讓互連的要求變得很低。 LVDS還有支持多點互連的M-LVDS和B-LVDS標準,可以多節點互連,應用場景非常豐富。當Data rate高于3.125Gbps就必須要使用CML了。當Data Rate在2G到3.125Gbps之間時,要綜合考慮功能性,性能,和功耗的平衡。比如說傳輸距離較長,但信號品質要求又很高的時候,考慮用CML;傳輸距離較短,要求長續航,低功耗的時候,考慮用LVDS。

    (來源:泰克科技,作者:泰克科技中國AE Manager,余洋)


    免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯系小編進行處理。


    推薦閱讀:

    賦能汽車電動化與智能化,AUTO TECH 2024 華南展專業觀眾預登記開始啦!

    低壓MOS在步進電機驅動器上的應用

    升壓芯片是如何把電壓升高的

    Wolfspeed 功率模塊如何變革三相工業低電壓電機驅動器

    接近傳感在推動新興市場發展方面的作用


    特別推薦
    技術文章更多>>
    技術白皮書下載更多>>
    熱門搜索
    ?

    關閉

    ?

    關閉

    无码中文人妻视频2019| 无码激情做a爰片毛片AV片| 东京热加勒比无码少妇| 日韩亚洲变态另类中文| 国产成年无码久久久免费| 亚洲AV无码成H人在线观看| 中文字幕人妻在线视频不卡乱码 | 国产亚洲精品无码专区| 日本中文字幕网站| 久久精品无码午夜福利理论片| 欧美激情中文字幕综合一区| 国产精品亚韩精品无码a在线| 最近最好最新2019中文字幕免费| 青青草无码免费一二三区| 久久中文字幕视频、最近更新| 2021无码最新国产在线观看| 亚洲中文字幕视频国产| 亚洲综合中文字幕无线码| 亚洲av无码乱码国产精品fc2| 日韩精品中文字幕无码一区| 亚洲AV无码久久精品蜜桃| 中文字幕免费观看| 亚洲爆乳精品无码一区二区| 无码专区—VA亚洲V天堂| 国产中文在线观看| 久久无码一区二区三区少妇| 亚洲国产精品无码久久98| 中文字幕成人精品久久不卡| 亚洲?V无码成人精品区日韩| 亚洲AV无码久久精品蜜桃| 一本一道色欲综合网中文字幕| 人妻无码αv中文字幕久久琪琪布| 无码精品人妻一区二区三区免费看| 最好看的中文字幕最经典的中文字幕视频 | 久久AV无码精品人妻糸列| a中文字幕1区| 精选观看中文字幕高清无码| 亚洲av无码一区二区三区网站| 亚洲不卡无码av中文字幕| 久久亚洲精精品中文字幕| 免费A级毛片无码无遮挡|