-
射頻變壓器阻抗不是常用50歐姆,該怎樣高精度測試?
射頻變壓器能夠實現阻抗、電壓、電流的變換,且具有隔直(流)、共模抑制及單端轉差分(或稱為非平衡轉平衡)功能,所以被廣泛應用于射頻電路諸如推挽放大器、雙平衡混頻器及A/D ICs中。對于這類阻抗變換器件,其單端阻抗往往不是50 Ohm,給性能測試制造了重重困難。
2020-07-30
-
簡述運算放大器的噪聲模型與頻譜密度曲線
噪聲的重要特性之一就是其頻譜密度。電壓噪聲頻譜密度是指每平方根赫茲的有效( RMS) 噪聲電壓(通常單位為nV/rt-Hz)。功率譜密度的單位為W/Hz。在上一篇文章中,我們了解到電阻的熱噪聲可用方程式 2.1 計算得出。
2020-07-27
-
自激振蕩原因分析(上)
你是否遇到過這樣的情況:在KTV唱歌時,當麥克風位置不合適或者音量過大時,喇叭中會出現一種非常難聽的嘯叫,捂住麥克風、趕緊降低功放音量、或者將麥克風轉個方向,都是我們常用的解決方法。這個難聽的嘯叫,其實就是放大器的自激振蕩。
2020-07-23
-
CareFusion與ADI之間的探討:優化EEG放大器的性能并降低
在過去的20年間,CareFusion Nicolet在EEG診斷系統領域的開發上一直扮演著先驅者的角色。腦電圖(EEG)監測可用于神經系統分析,以進行睡眠研究、腦功能區定位(Brain Mapping)和ICU病患大腦活動的監測等。隨著腦部研究和EEG診斷的持續突破,人們期望EEG監測裝置也能夠在傳統臨床環境以外的新環境中運作,而這些新的環境同時也引發新的設計挑戰,本文將探討其中的一些挑戰。
2020-07-22
-
采用交流耦合儀表放大器實現共模抑制比性能的設計電路應用
現代的電池電壓為3~3.6V,這就要求電路能在低壓下高效工作。本設計提出的一種交流耦合儀表放大器,具有很大的共模抑制比(CMRR)、很寬的直流輸入電壓容限以及一階高通特性。這些特性大多是由高增益 級設計提供的。電路采用普通參數值和普通容限的元件。圖1a示出簡化的放大器電路。該電路的一般原理是電容器C和電阻器R3對輸入信號進行緩沖和交流耦合。
2020-07-22
-
提高差分放大器的共模抑制比,電阻的選擇很關鍵
在各種應用領域,采用模擬技術時都需要使用差分放大器電路,如圖 1 所示。例如測量技術,根據其應用的不同,可能需要極高的測量精度。為了達到這一精度,盡可能減少典型誤差源(例如失調和增益誤差,以及噪聲、容差和漂移)至關重要。為此,需要使用高精度運算放大器。放大器電路的外部元件選擇也同等重要,尤其是電阻,它們應該具有匹配的比值,而不能任意選擇。
2020-07-16
-
用低噪聲儀表放大器設計高性能系統
低噪聲儀表放大器是一種非常靈敏的器件,它能夠在嘈雜的環境中或出現較高不感興趣電壓的條件下對非常微弱的信號進行測量。放大器通過抑制兩個輸入端的共模電壓和放大輸入信號的差值來測量信號。低噪聲儀表放大器寬帶噪聲極低且1/f噪聲轉折頻率低,因此,能滿足大多數精確應用的需要。
2020-07-16
-
詳解一款無需放大器也能實現更高調諧電壓的頻率合成器
鎖相環(PLL)電路是由壓控振蕩器(VCO)和鑒相器組成的反饋系統,振蕩器信號跟蹤施加的頻率或相位調制信號是否具有正確的頻率和相位。需要從固定低頻率信號生成穩定的高輸出頻率時,或者需要頻率快速變化時,都可以使用PLL。
2020-07-13
-
ADALM2000實驗:共發射極放大器
共發射極放大器是三種基本單級放大器拓撲之一。BJT共發射極放大器一般用作反相電壓放大器。晶體管的基極端為輸入,集電極端為輸出,而發射極為輸入和輸出共用(可連接至參考地端或電源軌),所謂“共射”即由此而來。
2020-07-08
-
運算放大器中“軌到軌”的意義
在一些特殊的場合,如穿戴設備,由于采用鋰電池供電,并且需要考慮到尺寸等問題,因此通常其供電電壓并不高。如采用鋰電池3.7V供電,在這種情況下,為了盡可能的使信號的幅度大就需要充分利用系統所提供的電源軌。
2020-07-07
-
禁用引腳還能節省這么多的功耗?我不信
在物聯網時代,電池供電應用日益興盛。本文將說明我們并非一定要在節省功耗和精度之間進行取舍。有些運算放大器有禁用引腳,如果使用得當,可以節省高達 99%的功耗,同時不影響精度。禁用引腳主要用于靜態工作(待機模式)。在這種模式下,所有IC都切換到低功耗狀態,不需要使用器件來處理信號。這使功耗降低了若干個數量級。
2020-07-07
-
如何搭建小型又經濟的輸出級?
信號發生器產生定義的電信號,其特性隨時間推移而變化。如果這些信號表現為簡單的周期波形,如正弦波、方波或三角波,那么這些信號發生器稱為函數發生器。它們通常用于檢查電路或組件的功能。將信號發生器定義的信號施加于被測電路的輸入端,并在輸出端連接至相應的測量設備(例如,示波器)。這樣用戶就可以對電路進行評估。過去,挑戰通常包括如何設計信號發生器的輸出級。本文介紹如何設計通過電壓增益放大器(VGA)和電流反饋放大器(CFA)搭建的小型經濟的輸出級。
2020-07-06
- 如何解決在開關模式電源中使用氮化鎵技術時面臨的挑戰?
- 不同拓撲結構中使用氮化鎵技術時面臨的挑戰有何差異?
- 集成化柵極驅動IC對多電平拓撲電壓均衡的破解路徑
- 多通道同步驅動技術中的死區時間納米級調控是如何具體實現的?
- 電壓放大器:定義、原理與技術應用全景解析
- 減排新突破!意法半導體新加坡工廠冷卻系統升級,護航可持續發展
- 低排放革命!貿澤EIT系列聚焦可持續技術突破
- 雙核異構+TSN+NPU三連擊!意法新款STM32MP23x重塑工業邊緣計算格局
- 聚焦智能聽力健康智能化,安森美北京聽力學大會展示創新解決方案
- 如何通過3D打印微型磁環來集成EMI抑制?
- 突破物理極限:儀表放大器集成度提升的四大技術路徑
- 儀表放大器的斬波穩定技術原理
- 車規與基于V2X的車輛協同主動避撞技術展望
- 數字隔離助力新能源汽車安全隔離的新挑戰
- 汽車模塊拋負載的解決方案
- 車用連接器的安全創新應用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall