<abbr id="kc8ii"><menu id="kc8ii"></menu></abbr>
  • <input id="kc8ii"><tbody id="kc8ii"></tbody></input><table id="kc8ii"><source id="kc8ii"></source></table><kbd id="kc8ii"></kbd>
    <center id="kc8ii"><table id="kc8ii"></table></center>
  • <input id="kc8ii"></input>
    <abbr id="kc8ii"></abbr>
  • <abbr id="kc8ii"></abbr>
  • <center id="kc8ii"><table id="kc8ii"></table></center>
    <abbr id="kc8ii"></abbr>
    你的位置:首頁 > 傳感技術(shù) > 正文

    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    發(fā)布時(shí)間:2023-11-28 責(zé)任編輯:lina

    【導(dǎo)讀】在系統(tǒng)定義和規(guī)劃時(shí),虛擬原型可以用來分析架構(gòu)設(shè)計(jì)決策可能產(chǎn)生的影響,將系統(tǒng)的功能性和非功能性要求轉(zhuǎn)化為系統(tǒng)的物理硬件屬性,包括裸片的目標(biāo)工藝、面積大小以及不同組成芯片的組裝要求等。根據(jù)不同的解決方案,選擇不同的chiplets和堆疊架構(gòu),進(jìn)行早期的分析驅(qū)動(dòng)的架構(gòu)探索和優(yōu)化迭代,包括電氣可靠性、散熱、良率分析、應(yīng)力分析等等。從而可以基于目標(biāo)系統(tǒng)的指標(biāo)定義,確定系統(tǒng)的瓶頸所在——性能、功耗、存儲(chǔ)容量/帶寬、面積/體積、成本以及上市時(shí)間等,逐步建立和完善各類分析模型,使得整個(gè)系統(tǒng)最終定型。


    前言


    Chiplet多芯片系統(tǒng)將多個(gè)裸芯片集成在單個(gè)封裝中,這對于系統(tǒng)架構(gòu)的設(shè)計(jì)來說增加了新的維度和復(fù)雜性,多芯片系統(tǒng)的設(shè)計(jì)貫穿著系統(tǒng)級協(xié)同設(shè)計(jì)分析方法。


    在系統(tǒng)定義和規(guī)劃時(shí),虛擬原型可以用來分析架構(gòu)設(shè)計(jì)決策可能產(chǎn)生的影響,將系統(tǒng)的功能性和非功能性要求轉(zhuǎn)化為系統(tǒng)的物理硬件屬性,包括裸片的目標(biāo)工藝、面積大小以及不同組成芯片的組裝要求等。根據(jù)不同的解決方案,選擇不同的chiplets和堆疊架構(gòu),進(jìn)行早期的分析驅(qū)動(dòng)的架構(gòu)探索和優(yōu)化迭代,包括電氣可靠性、散熱、良率分析、應(yīng)力分析等等。從而可以基于目標(biāo)系統(tǒng)的指標(biāo)定義,確定系統(tǒng)的瓶頸所在——性能、功耗、存儲(chǔ)容量/帶寬、面積/體積、成本以及上市時(shí)間等,逐步建立和完善各類分析模型,使得整個(gè)系統(tǒng)最終定型。


    芯和半導(dǎo)體的3DIC Compiler(以下簡稱“3DICC”)設(shè)計(jì)平臺(tái),全面支持chiplet多芯片系統(tǒng)2.5D/3D集成設(shè)計(jì)和仿真。本文介紹如何在3DICC設(shè)計(jì)平臺(tái)實(shí)現(xiàn)基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索。整個(gè)流程包含chiplets虛擬原型和頂層創(chuàng)建、布局堆疊規(guī)劃、Bump/TSV設(shè)計(jì)規(guī)劃、PG網(wǎng)絡(luò)規(guī)劃和系統(tǒng)早期EMIR&Thermal分析等。


    案例介紹


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    圖1:多芯片系統(tǒng)3D架構(gòu)探索、布局、分析和迭代


    1. Chiplets虛擬原型和頂層創(chuàng)建


    創(chuàng)建chiplets虛擬原型,包含長寬尺寸和信號接口規(guī)劃。


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    圖 2 :虛擬芯片原型創(chuàng)建


    創(chuàng)建虛擬頂層網(wǎng)表,建立芯片間互連關(guān)系,包含多芯片系統(tǒng)的所有實(shí)例和互連,但不會(huì)產(chǎn)生用于生產(chǎn)制造的實(shí)際GDS。


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    圖3:虛擬頂層網(wǎng)表創(chuàng)建


    2. 布局堆疊規(guī)劃


    Chiplet多芯片系統(tǒng)架構(gòu)和布局規(guī)劃有諸多因素需要考量,如chiplets和IP選擇、接口協(xié)議和類型、裸片是并排放置還是垂直堆疊等等,選擇的確定取決于目標(biāo)應(yīng)用在功耗、性能、功能、成本和散熱等方面的要求。

    3DICC對于系統(tǒng)的架構(gòu)布局支持多種芯片堆疊方式,如face-to-face、face-to-back等,在布局探索過程中,這些都可以從2D和3D的視圖進(jìn)行交互式設(shè)計(jì),快捷直觀。


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    圖4:堆疊布局探索


    3.Bump/TSV設(shè)計(jì)規(guī)劃


    在chiplets的架構(gòu)探索和設(shè)計(jì)階段,需要完成系統(tǒng)級Floorplan和各個(gè)層次的bump planning。


    對于ubump、TSV、C4 bump的設(shè)計(jì),3DICC支持多種規(guī)劃方式,包括CSV、Excel表格以及圖形界面陣列設(shè)計(jì)等,可以根據(jù)實(shí)際的設(shè)計(jì)條件和需求,選擇適合的方式進(jìn)行。例如:


    Die1:已有Excel表格類型IO信息,導(dǎo)入文件自動(dòng)創(chuàng)建。


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    圖 5:導(dǎo)入excel格式的bump map


    Die2:已有CSV格式IO信息,導(dǎo)入文件自動(dòng)創(chuàng)建。


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    圖6:FanOut設(shè)計(jì)頂層創(chuàng)建


    Die3:只有IO信號列表,可以設(shè)定區(qū)域和pattern創(chuàng)建,也可以由工具基于信號接口關(guān)系自動(dòng)分布創(chuàng)建。


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    圖7:設(shè)定區(qū)域和pattern創(chuàng)建bump陣列


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    圖8:工具自動(dòng)分布創(chuàng)建bump陣列


    4.PG網(wǎng)絡(luò)規(guī)劃和系統(tǒng)早期EMIR&Thermal分析


    3DICC可以快速建立不同類型和pattern的PG網(wǎng)絡(luò),用于支持原型階段的EMIR和Thermal建模分析。這些結(jié)果為PG網(wǎng)絡(luò)、bump/TSV陣列、芯片熱功耗、芯片堆疊方式等設(shè)計(jì)選擇確定提供了必要的數(shù)據(jù)支持,推進(jìn)架構(gòu)探索設(shè)計(jì)迭代優(yōu)化。


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    圖9:PG網(wǎng)絡(luò)實(shí)現(xiàn)


    如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

    圖10:EMIR&Thermal分析示例


    總結(jié)


    與單片系統(tǒng)相比,chiplet多芯片系統(tǒng)在架構(gòu)定義階段,必須通過功能架構(gòu)、物理架構(gòu)的協(xié)同假設(shè)和優(yōu)化,從整個(gè)系統(tǒng)的角度進(jìn)行設(shè)計(jì)和驗(yàn)證,問題越早發(fā)現(xiàn),就越有可能做出有影響力的改變來優(yōu)化整個(gè)系統(tǒng)。通常來說,有價(jià)值的設(shè)計(jì)數(shù)據(jù)通常要到設(shè)計(jì)流程的后期才能獲得,而借助虛擬原型技術(shù),開發(fā)者可以更好地掌控功耗和性能,同時(shí)仍可以在設(shè)計(jì)過程中做出修正和優(yōu)化,從而規(guī)劃出系統(tǒng)的理想藍(lán)圖。


    3DIC Compiler提供的基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索,對于多芯片系統(tǒng)的可行性、可優(yōu)化性和可實(shí)現(xiàn)性等方面提供了有效且高效的功能支持。

    (文章來源:芯和半導(dǎo)體)


    免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請聯(lián)系小編進(jìn)行處理。


    推薦閱讀:

    漫談QLC其一:QLC定義及應(yīng)用

    通過碳化硅 TOLL 封裝開拓人工智能計(jì)算的前沿

    CAEE2024丨中國(合肥)國際家電制造供應(yīng)鏈展覽會(huì)

    CAEE2024丨中國(廣東)國際家電制造供應(yīng)鏈展覽會(huì)

    利用IO-Link實(shí)現(xiàn)小型高能效工業(yè)現(xiàn)場傳感器



    特別推薦
    技術(shù)文章更多>>
    技術(shù)白皮書下載更多>>
    熱門搜索
    ?

    關(guān)閉

    ?

    關(guān)閉

    国产成人无码一区二区三区在线| 亚洲AV无码成人精品区天堂 | 五十路熟妇高熟无码视频 | 最好看的中文字幕2019免费| 97久久精品无码一区二区天美| 欧美日韩中文字幕在线观看| 精品无码久久久久久久动漫| 亚洲成AV人片天堂网无码| 亚洲欧美日韩国产中文| 亚洲中文字幕无码中文字在线| 无码AV片在线观看免费| 无码av免费毛片一区二区| 日韩视频无码日韩视频又2021 | 亚洲AV人无码激艳猛片| 在线天堂中文新版www| 天堂√中文最新版在线下载 | 精品久久久中文字幕人妻| 精品少妇人妻av无码久久| 亚洲日韩国产AV无码无码精品| 最近最新中文字幕高清免费| 亚洲第一中文字幕| 午夜不卡无码中文字幕影院| 中文字幕在线无码一区| 久久久精品无码专区不卡| 国产精品无码久久久久久| 无码人妻久久一区二区三区免费| 亚洲熟妇无码乱子AV电影| 免费看成人AA片无码视频羞羞网| 最近更新中文字幕第一页| 中文精品久久久久国产网址| 色综合久久无码中文字幕| 无码中文人妻在线一区二区三区| 久久无码中文字幕东京热| 国产 日韩 中文字幕 制服| 中文字幕无码一区二区免费| 亚洲中文字幕无码爆乳AV| 中文无码成人免费视频在线观看| 中文字幕无码精品三级在线电影| 日韩久久久久久中文人妻| 少妇中文字幕乱码亚洲影视| 欧美日韩国产中文精品字幕自在自线 |